Section courante

A propos

Section administrative du site

Assembleur 80x86

FSCALE

INTEL MPU 8087+ Float Scale

Syntaxe

FSCALE

Description

Cette instruction permet d'effectuer la multiplication du registre ST(0) par 2 puissance le registre ST(1) et sauvegarde le résultat dans le registre ST(0).

Algorithme

MODULE FSCALE
   ST(0) ← ST(0) x 2ST(1)

Mnémonique

Instruction Opcode Description
FSCALE D9h FDh Cette instruction permet d'effectuer la multiplication du registre ST(0) par 2 puissance le registre ST(1) et sauvegarde le résultat dans le registre ST(0).

Voir également

Langage de programmation - Assembleur 80x86 - MPU : Coprocesseur mathématique

Références

Le livre d'Or PC, Martin Althaus, 1992, ISBN: 2-7361-0934-1, page 849
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2A: Instruction Set Reference, A-M, Edition Intel, Mars 2010, Publication No. 253666-034US, page 482 à 483.

Dernière mise à jour : Vendredi, le 5 septembre 2014