Section courante

A propos

Section administrative du site

Assembleur MIPS

AND

MIPS Bitwise And

Syntaxe

and $d, $s, $t

Description

Cette instruction permet d'effectuer un «Et binaire» de 2 registres et entrepose le résultat dans un registre.

Algorithme

$d ← $s ∩ $t
advance_pc (4)

MODULE advance_pc(offset)
   PCnPC
   nPCnPC + offset

Mnémonique

Instruction Opcode Description
and $d, $s, $t 0000 00ss ssst tttt dddd d000 0010 0100 Cette instruction permet d'effectuer un «Et binaire» de 2 registres et entrepose le résultat dans un registre.


Dernière mise à jour : Mardi, le 28 juillet 2015