Section courante

A propos

Section administrative du site

Assembleur MIPS

ANDI

MIPS Bitwise And Immediate

Syntaxe

andi $t, $s, imm

Description

Cette instruction permet d'ajouter 2 registres entier et d'entreposer le résultat dans un registre.

Algorithme

$t ← $s ∩ imm
advance_pc (4)

MODULE advance_pc(offset)
   PCnPC
   nPCnPC + offset

Mnémonique

Instruction Opcode Description
andi $t, $s, imm 0011 00ss ssst tttt iiii iiii iiii iiii Cette instruction permet d'ajouter 2 registres entier et d'entreposer le résultat dans un registre.


Dernière mise à jour : Mardi, le 28 juillet 2015