Section courante

A propos

Section administrative du site

Assembleur MIPS

SLL

MIPS Shift left logical

Syntaxe

sll $d, $t, h

Description

Cette instruction permet de décaler une valeur du second registre par la quantité de décalage spécifiée dans l'instruction et met le résultat dans un troisième registre.

Algorithme

$d$t << h
advance_pc(4)

MODULE advance_pc(offset)
   PCnPC
   nPCnPC + offset

Mnémonique

Instruction Opcode Description
sll $d, $t, h 0000 00ss ssst tttt dddd dhhh hh00 0000 Cette instruction permet de décaler une valeur du second registre par la quantité de décalage spécifiée dans l'instruction et met le résultat dans un troisième registre.


Dernière mise à jour : Mardi, le 28 juillet 2015