Section courante

A propos

Section administrative du site

IEDTR

Insert Biased Exponent (LD←64&LD)
Assembleur z/Architecture

Syntaxe

IEDTR R1,R3,R2

Paramètres

Nom Description
R1 Ce paramètre permet d'indiquer le champ de registre destination 1.
R2 Ce paramètre permet d'indiquer le champ de registre destination 2.
R3 Ce paramètre permet d'indiquer le champ de registre destination 3.

Description

Cette instruction permet d'insérer une base exponentielle de LD à 64 bits vers LD.

Mnémonique

Instruction Opcode
IEDTR R1,R3,R2 B3F6


Dernière mise à jour : Vendredi, le 26 Juillet 2019