Section courante

A propos

Section administrative du site

Assembleur 80x86

FDIVR

INTEL MPU 8087+ Float Division Reverse

Syntaxe

FDIVR cible, source

Description

Cette instruction offre la possibilité d'effectuer des division de nombre réel de valeur positive avec les registres inversés «cible» par «source».

Algorithme

MODULE FDIVR(cible, source)
   sourcesource ÷ cible

Mnémonique

Instruction Opcode Description
FDIVR mem32 D8h /7 Cette instruction permet d'effectuer des division de nombre réel de valeur positive avec les registres inversés «cible» par «source».
FDIVR mem64 DCh /7 Cette instruction permet d'effectuer des division de nombre réel de valeur positive avec les registres inversés «cible» par «source».
FDIVR fpureg D8h (F8h+r) Cette instruction permet d'effectuer des division de nombre réel de valeur positive avec les registres inversés «cible» par «source».
FDIVR ST0,fpureg D8h (F8h+r) Cette instruction permet d'effectuer des division de nombre réel de valeur positive avec les registres inversés «cible» par «source».
FDIVR TO fpureg DCh (F0h+r) Cette instruction permet d'effectuer des division de nombre réel de valeur positive avec les registres inversés «cible» par «source».
FDIVR fpureg,ST0 DCh (F0h+r) Cette instruction permet d'effectuer des division de nombre réel de valeur positive avec les registres inversés «cible» par «source».

Voir également

Langage de programmation - Assembleur 80x86 - MPU : Coprocesseur mathématique

Références

Le livre d'Or PC, Martin Althaus, 1992, ISBN: 2-7361-0934-1, page 843
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2A: Instruction Set Reference, A-M, Edition Intel, Mars 2010, Publication No. 253666-034US, page 425 à 428.

Dernière mise à jour : Vendredi, le 5 septembre 2014