| Assembleur 80x86 | FISTP |
|---|---|
| INTEL MPU 8087+ | Float Integer in ST & Pop |
Syntaxe
| FISTP cible |
Description
Cette instruction permet de sauvegarder le nombre du registre ST(0) dans «cible» et prendre le registre ST(0) de la pile du registres.
Algorithme
|
cible ← ST(0) POP ST |
Mnémonique
| Instruction | Opcode | Description |
|---|---|---|
| FISTP mem16 | DFh /3 | Cette instruction permet de sauvegarder le nombre du registre ST(0) dans «cible» 16 bits et prendre le registre ST(0) de la pile du registres. |
| FISTP mem32 | DBh /3 | Cette instruction permet de sauvegarder le nombre du registre ST(0) dans «cible» 32 bits et prendre le registre ST(0) de la pile du registres. |
| FISTP mem64 | DFh /7 | Cette instruction permet de sauvegarder le nombre du registre ST(0) dans «cible» 64 bits et prendre le registre ST(0) de la pile du registres. |
Voir également
Langage de programmation - Assembleur 80x86 - MPU : Coprocesseur mathématique
Références
Le livre d'Or PC, Martin Althaus, 1992, ISBN: 2-7361-0934-1, page 845
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2A: Instruction Set Reference, A-M, Edition Intel, Mars 2010, Publication No. 253666-034US, page 438 à 442.
Dernière mise à jour : Vendredi, le 5 septembre 2014