Section courante

A propos

Section administrative du site

Assembleur 80x86

FPREM1

INTEL MPU 80387+

Syntaxe

FPREM1

Description

Cette instruction permet de diviser le registre ST(0) par le registre ST(1) et enregistre le reste IEEE dans registre ST(0).

Mnémonique

Instruction Opcode Description
FPREM1 D9h F5h Cette instruction permet de diviser le registre ST(0) par le registre ST(1) et enregistre le reste IEEE dans registre ST(0).

Voir également

Langage de programmation - Assembleur 80x86 - MPU : Coprocesseur mathématique

Références

Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2A: Instruction Set Reference, A-M, Edition Intel, Mars 2010, Publication No. 253666-034US, page 467 à 469.

Dernière mise à jour : Vendredi, le 5 septembre 2014