Section courante

A propos

Section administrative du site

Introduction

Le microprocesseur de la famille K6 de l'entreprise AMD est la deuxième génération de processeurs 32 bits compatibles l'ensemble d'instructions 80x86 conçus par AMD. Le microprocesseur K6 est basé sur le noyau RISC86 amélioré. Ce noyau utilise des unités de décodage spéciales pour convertir les instructions 80x86 complexes en instructions courtes de type RISC, exécutées par 7 unités d'exécution : deux unités entières, unité multimédia, FPU, unité de branche et unités de chargement et d'entreposage. Cette conception permet au noyau RISC86 d'exécuter jusqu'à 4 instructions de type RISC par cycle. Un autre avantage du système RISC réside dans sa capacité à fonctionner à des fréquences supérieures à celles des processeurs dotés de coeurs CISC. En plus du nouveau noyau, le microprocesseur K6 d'AMD bénéficie d'autres améliorations de performances par rapport à son prédécesseur, le microprocesseur K5 de AMD : La taille des caches de données et d'instruction de niveau 1 a été augmentée à 32 Ko chacun. Le processeur inclue la prise en charge de l'ensemble d'instructions MMX. Globalement, le microprocesseur K6 de AMD est plus rapide que les microprocesseurs K5 à cadences similaires dans les calculs de nombres entiers et à virgule flottante. Initialement, les microprocesseurs K6 utilisent la classification Pentium II (PR2) pour désigner leur vitesse. La cote PR2 a été abandonnée car la fréquence nominale du microprocesseur était identique à la fréquence réelle. Le AMD a produit des microprocesseurs K6 de bureau et mobiles. Les microprocesseurs K6 pour mobiles ont une tension centrale et une consommation d'énergie inférieures à celles des microprocesseurs K6.


Fiche technique

Voici les caractéristiques de la puce «K6» de «AMD» :

Spécification Description
Fabricant AMD
Modèle K6
Date de conception 1997
Cadencé à 166 à 266 Mhz
Bus d'adressage 32 bits
Jeu d'instructions 80386
Socket Socket 7

Programmation

Langage Description
Assembleur 80x86 Langage Assembleur pour la famille des microprocesseurs 80x86


Dernière mise à jour : Mercredi, le 16 août 2017